Bu öğeden alıntı yapmak, öğeye bağlanmak için bu tanımlayıcıyı kullanınız:
http://hdl.handle.net/11452/12577
Başlık: | Üçüncü dereceden yeni bir quadrature osilatör tasarımı |
Diğer Başlıklar: | A new third order quadrature oscillator design |
Yazarlar: | Karacan, İhsan Gökçen, Ahmet |
Anahtar kelimeler: | Analog tümdevreler Quadrature osilatör Terslenmiş akım geri beslemeli işlemsel yükselteç Analog integrated circuits Quadrature oscillators Inverting current feedback operational amplifier |
Yayın Tarihi: | 15-May-2019 |
Yayıncı: | Bursa Uludağ Üniversitesi |
Atıf: | Karacan, İ. ve Gökçen, A. (2019). "Üçüncü dereceden yeni bir quadrature osilatör tasarımı". Uludağ Üniversitesi Mühendislik Fakültesi Dergisi, 24(2), 217-228. |
Özet: | Bu çalışmada, son zamanlarda oldukça fazla dikkat çeken bir aktif eleman olan Terslenmiş Akım Geri Beslemeli İşlemsel Yükselteç (ICFOA) kullanılarak üçüncü dereceden quadrature osilatör devresi sunulmuştur. Topoloji iki adet ICFOA, üç adet kapasitör ve üç adet direnç olmak üzere gerilim modlu ikinci dereceden alçak geçiren filtre ve gerilim modlu integratör yapısının kaskat bağlanıp kapalı çevrim oluşturması ile elde edilmiştir. Sunulan devrenin çalışabilirliği PSPICE benzetim programı ile denenmiş ve teorik sonuçlar ile örtüştüğü görülmüştür. Teorik kesim frekansı 3,979MHz ve benzetim sonucu ölçülen kesim frekansı ise 3,933MHz’dir. Benzetimde 0,35 μm MOSIS parametre seti ve ICFOA CMOS yapısı kullanılmıştır. Önerilen devrenin güç tüketimi 4,83mW’dır. In this work, a third-order quadrature oscillator circuit is presented by using an inverting current feedback operational amplifier (ICFOA), an active element that has attracted considerable attention in recent years. The topology consists of two ICFOA, three capacitors and three resistors by connecting a voltage mode second-order low-pass filter and a voltage-mode integrator with a cascaded closed loop. The workability of the circuit is verified by PSPICE simulation program and it is seen that the simulation results verify the theory and the proposed circuit has good performance. The theoretical cut-off frequency is 3.979MHz and the cut-off frequency measured after the simulation is 3.933MHz. In the simulation, 0.35 μm MOSIS parameter set and ICFOA CMOS structure are used. The proposed circuit power consumption is 4.83mW. |
URI: | https://dergipark.org.tr/tr/download/article-file/801262 http://hdl.handle.net/11452/12577 |
ISSN: | 2148-4147 2148-4155 |
Koleksiyonlarda Görünür: | 2019 Cilt 24 Sayı 2 |
Bu öğenin dosyaları:
Dosya | Açıklama | Boyut | Biçim | |
---|---|---|---|---|
24_2_16.pdf | 1.35 MB | Adobe PDF | Göster/Aç |
Bu öğe kapsamında lisanslı Creative Commons License