Bu öğeden alıntı yapmak, öğeye bağlanmak için bu tanımlayıcıyı kullanınız: http://hdl.handle.net/11452/2406
Başlık: FPGA ile NLMS ve Gauss-Seidel algoritmalarının hibrit formda gerçeklenmesi
Diğer Başlıklar: İngilizce başlık bulunmamaktadır
Yazarlar: Koçal, Osman Hilmi
Tiryaki, Sedat
Uludağ Üniversitesi/Fen Bilimleri Enstitüsü/Elektronik Mühendisliği Anabilim Dalı.
Anahtar kelimeler: Uyarlamalı süzgeç
Gauss-Seidel algoritması
Normallestirilmiş en küçük ortalamalar karesi algoritması
Kanal dengeleyici
Fpga
Vhdl
Adaptive filters
Gauss-Seidel algorithm
Normalized least mean squares algorithm
Channel equalization
Yayın Tarihi: 2008
Yayıncı: Uludağ Üniversitesi
Atıf: Tiryaki, S. (2008). FPGA ile NLMS ve Gauss-Seidel algoritmalarının hibrit formda gerçeklenmesi. Yayınlanmamış yüksek lisans tezi. Uludağ Üniversitesi Fen Bilimleri Enstitüsü.
Özet: Bu çalışmada, uyarlamalı süzgeç katsayılarını ayarlamak için GS (GaussSeidel) ve NLMS (Normalized Least Mean Squares) algoritmalarının birlikte kullanıldığı hibrit bir algoritma önerilmiş ve önerilen yeni algoritmanın yakınsama hızı ve işlem karmaşıklığı incelenmiştir. Önerilen algoritma yapılan bir benzetim çalışmasıyla yakınsama hızı ve işlem yükü açısından benzer algoritmalarla karşılaştırmalı olarak incelenmiştir. Hibrit formda gerçeklenen algoritma, GS algoritması ve NLMS algoritması VHDL(VHSIC Hardware Description Language) kullanılarak donanımsal olarak tanımlanmıştır. Her üç algoritmanın VHDL tanımları ile sentezleme ve benzetimleri yapılarak algoritmaların FPGA üzerinde kapladıkları alan ve maksimum saat frekansı gibi parametreleri belirlenmiştir. Elde edilen sonuçlara göre, önerilen hibrit algoritmanın bir ara yöntem olarak işlem karmaşıklığı veya yakınsama hızı açısından diğer algoritmalara iyi bir alternatif olduğu görülmüştür.
In this thesis, a hybrid algorithm based on the use of GS(Gauss-Seidel) and NLMS(Normalized Least Mean Squares) algorithms together is introduced for adjusting adaptive filter coefficients and also convergence rate and computational complexity of the proposed algorithm is studied. The proposed algorithm is compared with similar algorithms by viewpoints of computational complexity and convergence rate via an adaptive channel equalizer example. The proposed hybrid algorithm has been designed as hardware via VHDL as well as NLMS and Gauss-Seidel algorithms. All three designs has been synthesized and simulated to determine FPGA area and maximum clock frequency parameters. According to the results obtained, it is shown that the proposed hybrid algorithm is a good alternative to the others as an intermediate method by viewpoints of computational complexity or convergence rate.
URI: http://hdl.handle.net/11452/2406
Koleksiyonlarda Görünür:Fen Bilimleri Yüksek Lisans Tezleri / Master Degree

Bu öğenin dosyaları:
Dosya Açıklama BoyutBiçim 
251105.pdf723.43 kBAdobe PDFKüçük resim
Göster/Aç


Bu öğe kapsamında lisanslı Creative Commons License Creative Commons